基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
时钟树综合对于现代数字电路设计必不可少。但目前时钟树综合方案级数过深,功耗过大。针对此问题,提出了一种新的基于DLL的去偏斜电路放宽了时钟树综合偏斜约束,并降低了时钟树功耗。在0.13um工艺下实现了测试芯片。测试结果表明初始偏斜在lOOps时,此方案可以使偏斜减小44%。此电路放宽了对时钟树综合的约束。通过使用该电路,时钟树功耗从1w减小到700roW,降低了30%。
推荐文章
基于CMOS环型振荡器0~100 MHz高线性低功耗时钟发生器
时钟发生器
锁相环
环形振荡器
高线性
低功耗
基于门控时钟的低功耗MCU的设计与实现
门控时钟
诱导噪声
阶越功耗
动态功耗
一款低功耗SoC芯片的时钟管理策略
协同设计
时钟网络
功耗
门控时钟的低功耗设计技术
低功耗
门控时钟
系统芯片
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于DLL的低功耗时钟分布策略
来源期刊 电脑知识与技术:学术交流 学科 工学
关键词 时钟树分布 低功耗 DLL去偏斜电路 鉴相器 延迟可调单元
年,卷(期) 2011,(12) 所属期刊栏目
研究方向 页码范围 8967-8968
页数 2页 分类号 TP311
字数 语种
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (7)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2001(2)
  • 参考文献(2)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
时钟树分布
低功耗
DLL去偏斜电路
鉴相器
延迟可调单元
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电脑知识与技术:学术版
旬刊
1009-3044
34-1205/TP
安徽合肥市濉溪路333号
26-188
出版文献量(篇)
41621
总下载数(次)
23
总被引数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导