基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对H.264标准中基于上下文自适应可变长编码(CAVLC)算法运算复杂度高、不易于实时实现的问题,提出了CAVLC熵编码算法的高效实现体系结构.该设计实现了对宏块数据经分解后的块流中不同类型数据块的编码,克服了传统方案中只能处理一种类型数据块的局限;提出在上游模块采用逆锯齿扫描替代锯齿扫描以省去逆序操作,在不增加上游模块运算量的同时提高了CAVLC模块的效率.现场可编程门阵列(FPGA)验证结果表明,该体系结构的编码系统时钟可达147.78 MHz,编码的首次延迟为32个时钟周期,吞吐延迟为16个时钟周期,可以满足高清、实时应用的编码要求.
推荐文章
基于FPGA的AVS-P2熵编码器设计
AVS
熵编码
VLC
指数哥伦布码
基于BSP-16的H.264熵编码器的实现
H.264
BSP-161
熵编码
CAVLC
VLx协处理器
用FPGA实现交织编码器的设计
交织码
嵌入式阵列块
可编程逻辑阵列
Max+Plus Ⅱ
基于FPGA的CRC编码器的实现
循环冗余校验
差错控制
硬件描述语言
信道编码
现场可编程门阵列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 CAVLC熵编码器的FPGA高效实现
来源期刊 西安电子科技大学学报(自然科学版) 学科 工学
关键词 H.264 CAVLC 熵编码器 FPGA实现
年,卷(期) 2012,(3) 所属期刊栏目
研究方向 页码范围 100-105
页数 分类号 TN919.81
字数 2780字 语种 中文
DOI 10.3969/j.issn.1001-2400.2012.03.016
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (1)
参考文献  (2)
节点文献
引证文献  (3)
同被引文献  (0)
二级引证文献  (0)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
H.264
CAVLC
熵编码器
FPGA实现
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
西安电子科技大学学报(自然科学版)
双月刊
1001-2400
61-1076/TN
西安市太白南路2号349信箱
chi
出版文献量(篇)
4652
总下载数(次)
5
总被引数(次)
38780
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导