基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
旨在设计一种基于 FPGA 的 IRIG-B 码的时间系统.该系统采用 FPGA 作为主控器,利用精准时间信息触发 IRIG-B 模块,完成 IRIG-B 码(DC 码)的调制.在 DC 码的基础上,使用容错设计,解调出时间信息.使用 VHDL 语言进行全数字设计,所有功能都由硬逻辑实现,保证了 B 码信号沿的准确.软件仿真和示波器以及实际运行表明:系统设计达到了预期目标,定时精确可靠
推荐文章
基于FPGA的IRIG-B(DC)码解码
IRIG-B(DC)
FPGA
硬件描述语言
串行通信
基于FPGA的IRIG-B(DC)码解码卡的设计
IRIG-B(DC)码
解码
串口
RS232
基于FPGA的IRIG-B编码器实现
授时码
IRIG-B
数字调制
GPS
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于 FPGA 的 IRIG-B 码调制解调实现
来源期刊 现代导航 学科 工学
关键词 时间码 IRIG-B 数字调制解调
年,卷(期) 2012,(4) 所属期刊栏目
研究方向 页码范围 305-308
页数 分类号 TN79+1
字数 1981字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张建春 中国电子科技集团公司第二十研究所 6 27 3.0 5.0
2 任记达 中国电子科技集团公司第二十研究所 5 14 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (9)
参考文献  (1)
节点文献
引证文献  (7)
同被引文献  (24)
二级引证文献  (14)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(3)
  • 引证文献(2)
  • 二级引证文献(1)
2016(6)
  • 引证文献(3)
  • 二级引证文献(3)
2018(5)
  • 引证文献(1)
  • 二级引证文献(4)
2019(5)
  • 引证文献(0)
  • 二级引证文献(5)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
时间码
IRIG-B
数字调制解调
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代导航
双月刊
1674-7976
61-1478/TN
16开
陕西省西安市92信箱33分箱
2010
chi
出版文献量(篇)
1056
总下载数(次)
1
总被引数(次)
1654
论文1v1指导