作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
以时间同步仪的功能为出发点,设计了基于ARM和FPGA的控制系统,该系统以ARM芯片S3C2440A为控制核心,在FPGA芯片XCS30的辅助控制下,完成了时间同步仪系统的人机交互、参数设定、电文处理、远程控制等功能。通过键盘操作,LED灯和LCD显示屏,实现了简洁的人机交互控制界面,并在人机交互模块的基础上完成了参数设定模块的设计。通过以太网控制器实现了电文处理,采用CRC校验法,在处理过程中对电文进行检验,确保电文处理的安全可靠,利用Telnet服务器实现了远程控制模块。
推荐文章
基于ARM9和FPGA的嵌入式高速同步采集仪
GPS
S3C2440
FPGA
WindowsCE
EVC
嵌入式系统
基于ARM9和FPGA的嵌入式高速同步采集仪
GPS
S3C2440
FPGA
WindowsCE
EVC
嵌入式系统
IPSEC模块中输入/输出控制单元FPGA实现
FPGA
IPSEC
输入/输出模块
加密
解密
基于Rsync+Inotify的信号机冗余控制单元设计与实现
Rsync
Inotify
信号机
冗余控制
可靠性
故障管理
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于ARM和FPGA的时间同步仪控制单元设计
来源期刊 电子科技 学科 工学
关键词 时间同步仪 S3C2440A FPGA Telnet
年,卷(期) 2012,(5) 所属期刊栏目 电子·电路
研究方向 页码范围 58-61
页数 4页 分类号 TN967.1
字数 2180字 语种 中文
DOI 10.3969/j.issn.1007-7820.2012.05.018
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘鹏 西安电子科技大学电子工程学院 23 75 6.0 8.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (13)
参考文献  (2)
节点文献
引证文献  (2)
同被引文献  (1)
二级引证文献  (3)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
时间同步仪
S3C2440A
FPGA
Telnet
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子科技
月刊
1007-7820
61-1291/TN
大16开
西安电子科技大学
1987
chi
出版文献量(篇)
9344
总下载数(次)
32
总被引数(次)
31437
论文1v1指导