基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
硬件实现的速度和性能是SHA-3算法甄选的重要指标.针对SHA-3末轮5个候选算法之一的Skein算法,结合其4轮迭代结构的关键路径较短而8轮迭代结构实现所用的选择器较少的优点,采用FPGA实现了一个两级流水线结构的Skein算法IP核.仿真验证结果表明,该算法在Xilinx Virtex-5上数据吞吐量达到6.4Gbps,比之前的非流水线结构速度性能提高了82%以上,硬件资源利用率提高了21%,特别适用于Hash树计算.
推荐文章
DES算法的高速流水线实现
密码学
DES算法
流水线
解决CPU流水线冲突技术的设计与实现
MIPS CPU
流水线
数据冲突
数据旁路
分支预测
运算流水线的实现和优化
流水线
优化
浮点
S M3杂凑算法的流水线结构硬件实现
SM3
杂凑函数
硬件实现
流水线结构
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 Skein算法的流水线结构设计与实现
来源期刊 计算机科学 学科 工学
关键词 SHA-3 Skein 流水线 FPGA
年,卷(期) 2012,(1) 所属期刊栏目 计算机网络与信息安全
研究方向 页码范围 65-68
页数 分类号 TP309
字数 2995字 语种 中文
DOI 10.3969/j.issn.1002-137X.2012.01.014
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘航 西北工业大学自动化学院 47 492 11.0 21.0
2 洪亮 西北工业大学自动化学院 20 135 6.0 11.0
3 李杨 西北工业大学自动化学院 12 76 5.0 8.0
4 郭达伟 西北工业大学自动化学院 25 77 6.0 7.0
5 闫丁丽 西北工业大学自动化学院 2 5 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (8)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1949(1)
  • 参考文献(0)
  • 二级参考文献(1)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(2)
  • 参考文献(2)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
SHA-3
Skein
流水线
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机科学
月刊
1002-137X
50-1075/TP
大16开
重庆市渝北区洪湖西路18号
78-68
1974
chi
出版文献量(篇)
18527
总下载数(次)
68
论文1v1指导