作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
Max+plusⅡ是Ahera公司提供的FPGA/CPI,D开发集成环境,Ahera是世界上最大可编程逻辑器件的供应商之一。Max+plusⅡ界面友好,使用便捷,被誉为业界最易用易学的EDA软件。在Max+plusⅡ上可以完成设计输入、元件适配、时序仿真和功能仿真、编程下载整个流程,它提供了一种与结构无关的设计环境,使设计者能方便地进行设计输入、快速处理和器件编程。本设计用Max+plusⅡ编写verilog语言模拟仿真多功能数字钟,并用FPGA测试通过。
推荐文章
基于Verilog HDL设计的多功能数字钟
Verilog HDL
硬件描述语言
FPGA
基于多功能数字钟的数字电路项目教学实践
多功能数字钟
数字电路
项目教学
实训
一种基于单片机的多功能数字钟
数字钟
MSP430
闹钟
遥控
温度显示
基于FPGA的数字钟设计
VHDL
数字钟
设计
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 多功能数字钟设计
来源期刊 现代商贸工业 学科 经济
关键词 多功能数字钟 FPGA Max+plusⅡ
年,卷(期) 2012,(1) 所属期刊栏目 品牌与营销
研究方向 页码范围 110-112
页数 分类号 F27
字数 1202字 语种 中文
DOI 10.3969/j.issn.1672-3198.2012.01.065
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 石悦 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (4)
参考文献  (2)
节点文献
引证文献  (2)
同被引文献  (6)
二级引证文献  (3)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
多功能数字钟
FPGA
Max+plusⅡ
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代商贸工业
旬刊
1672-3198
42-1687/T
16开
湖北省武汉市
38-450
1988
chi
出版文献量(篇)
50300
总下载数(次)
201
总被引数(次)
112539
论文1v1指导