作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文利用FIR有限冲击响应滤波器IP核,设计了截止频率为500Hz的FIR低通滤波器,在Simulink中建立了仿真模型并进行了仿真.最终在EP2C35F672C8型号FPGA上得到了最高响应频率为151.88MHz的高速FIR低通滤波器.设计效率和滤波器性能得到了极大的提高.
推荐文章
基于IP核的FIR滤波器在新型FPGA的实现
Stratix FPGA
IP核
FIR滤波器
数字正交变换
基于IP Core的FIR数字滤波器的FPGA实现
可编程逻辑门陈列
有限冲击响应
IP核
伪信号
基于FPGA的FIR滤波器的设计与实现
FIR滤波器
FPGA
VHDL
电子设计自动化
基于VHDL多路数据采集系统中FIR低通滤波器设计与实现
低通滤波器
多路数据采集
分布式算法
VHDL
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于IP核的FIR低通滤波器的设计与FPGA实现
来源期刊 科技信息 学科 工学
关键词 FIR IP核 低通滤波器
年,卷(期) 2012,(4) 所属期刊栏目 职教与成教
研究方向 页码范围 224-225
页数 分类号 TN713.4|TN791
字数 2233字 语种 中文
DOI 10.3969/j.issn.1001-9960.2012.04.197
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈建忠 10 24 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (17)
参考文献  (2)
节点文献
引证文献  (4)
同被引文献  (6)
二级引证文献  (1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(2)
  • 参考文献(2)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FIR
IP核
低通滤波器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技信息
旬刊
1001-9960
37-1021/N
大16开
山东省济南市
24-72
1984
chi
出版文献量(篇)
124239
总下载数(次)
249
总被引数(次)
255660
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导