基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文中研究和设计的指令集模拟器(Instruction Set Simulator,ISS)仿真了“中微一号”(ZW100)DSP指令系统和存储器系统行为。在现代嵌入式系统设计过程中,ISS能够在硬件原型构造出来之前,完成对处理器设计的正确性验证和性能分析工作;同时,其还可用于验证操作系统、编译器、汇编器、连接器等系统软件的正确性和各项性能指标。目前,国内外对ISS的研究主要集中在保证ISS灵活性的前提下,应用各种优化技术,提升它的指令仿真执行速度。文章在吸收借鉴目前国际上关于ISS性能优化技术的基础上,通过对仿真策略、仿真内存管理、二进制指令译码算法进一步优化,提高了ISS的整体性能。实验证明,文中提出的优化技术能够有效提升ISS的性能。
推荐文章
基于SystemC的多核指令集模拟器并行化技术
SystemC
多核
指令集模拟器
并行化
一种PowerPC指令集模拟器的设计与实现
指令集
指令集模拟器
系统语言
事务级模型
一种多核指令集仿真器构建技术
多核指令集仿真器
仿真策略
预解码
多核调度
一种DSP处理器内核的指令级模拟器
指令级模拟器
DSP
汇编程序
内核
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一款DSP指令集模拟器性能优化技术研究
来源期刊 电子与封装 学科 工学
关键词 指令集模拟器 优化技术 虚拟页表 预执行缓存
年,卷(期) 2013,(4) 所属期刊栏目
研究方向 页码范围 31-35,40
页数 6页 分类号 TN407
字数 6016字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 阮园 12 47 4.0 6.0
2 王胜 11 22 2.0 4.0
3 张庆文 4 18 2.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (6)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
指令集模拟器
优化技术
虚拟页表
预执行缓存
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与封装
月刊
1681-1070
32-1709/TN
大16开
江苏无锡市惠河路5号(208信箱)
2002
chi
出版文献量(篇)
3006
总下载数(次)
24
总被引数(次)
9543
论文1v1指导