基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为保证信息系统的安全性,基于现代集成电路设计方法,采用Chartered 0.35um CMOS工艺完成一款基于AES算法的密码芯片的ASIC设计.设计中首先完成了芯片的架构设计和模块划分,然后使用Verilog HDL完成了AES算法的描述.功能仿真结果表明该设计的加解密功能完全正确.最后使用Synopsys公司的Astro完成了芯片的物理设计.
推荐文章
一种优化可配置的AES密码算法硬件实现
AES
Rijndael
非流水线数据路径
密钥调度
FPGA
AES加密算法的高速低功耗ASIC设计
AES
ASIC
T盒
功耗管理
时钟门控
AES算法的一种高效FPGA实现方法
AES算法
S-Box
复合域
流水线
一种双门限语音端点检测算法的ASIC实现
双门限
语音端点检测
ASIC
FIFO
CSD
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种AES算法的ASIC设计实现
来源期刊 计算机与现代化 学科 工学
关键词 信息系统 AES算法 功能仿真 物理设计
年,卷(期) 2013,(3) 所属期刊栏目 算法设计与分析
研究方向 页码范围 45-49
页数 5页 分类号 TN402|TP309
字数 2767字 语种 中文
DOI 10.3969/j.issn.1006-2475.2013.03.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵毅强 天津大学电子信息工程学院 85 556 13.0 18.0
2 史亚峰 天津大学电子信息工程学院 5 54 4.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (8)
共引文献  (54)
参考文献  (5)
节点文献
引证文献  (5)
同被引文献  (7)
二级引证文献  (3)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(2)
  • 参考文献(1)
  • 二级参考文献(1)
2004(2)
  • 参考文献(1)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
信息系统
AES算法
功能仿真
物理设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机与现代化
月刊
1006-2475
36-1137/TP
大16开
南昌市井冈山大道1416号
44-121
1985
chi
出版文献量(篇)
9036
总下载数(次)
25
总被引数(次)
56782
论文1v1指导