基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
Cache能够提高DSP处理器对外部存储器的存取速度,提高DSP的性能,设计高性能低功耗的Cache,对于提高DSP芯片的整体性能有着十分重大的意义。描述了DSP芯片中一种高性能低功耗的数据Cache。这种Cache可以通过增加具备重装功能的Line Buffer来减少处理器对Cache的访问频率,从而降低Cache功耗。通过FFT、AC3、FIR三种基准程序测试表明,Line Buffer可以降低35%的Cache访问频率,明显降低了数据Cache功耗。
推荐文章
一种静态可控功耗的数据Cache设计
Cache
能量损耗
静态调节
一种面向写穿透Cache的写合并设计及验证
写穿透
写合并
处理器
同步读写存储器
读写效率
多处理机系统中数据Cache的一种优化设计
数据Cache
多处理机系统
存储一致性
MEI协议
一种数据自毁方法
数据销毁
数据擦除
覆写
自毁
数据保护
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种数据Cache的设计和验证
来源期刊 电子与封装 学科 工学
关键词 数据Cache 重装控制 Line Buffer
年,卷(期) 2014,(5) 所属期刊栏目
研究方向 页码范围 28-32
页数 5页 分类号 TN402
字数 3033字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 屈凌翔 8 12 3.0 3.0
2 袁潇 1 0 0.0 0.0
3 王澧 7 11 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数据Cache
重装控制
Line Buffer
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与封装
月刊
1681-1070
32-1709/TN
大16开
江苏无锡市惠河路5号(208信箱)
2002
chi
出版文献量(篇)
3006
总下载数(次)
24
论文1v1指导