原文服务方: 微电子学与计算机       
摘要:
在一款采用改进HARVARD总线结构的通用DSP中,通过设置一个小型指令CACHE来缓解流水线上的资源冲突.它采用两路组相连结构,仅在流水线上发生资源冲突时才会被访问.出于减小CACHE的面积和功耗考虑,该CACHE采用了单地址端口的设计,也就意味着在同一时钟周期内,CACHE只能完成一次读或写的操作.当读写请求同时发生的时候,必须采用一定的优先策略.本文结合DSP的结构特点,对一些优先策略进行了分析,最后对比了各种策略所付出的代价以及在一些benchmark下的性能.从结果可以看出,通过采取某些策略,该单端口指令CACHE可以获得与双端口CACHE几乎相同的命中率.
推荐文章
一种并行指令Cache的设计与实现
X86结构
指令Cache
TLB
替换策略
一种基于流水线的指令Cache优化设计
指令Cache
流水线
存储子系统
一种卫星通用遥控指令译码器设计
卫星遥控指令译码器
通用设计
双遥控体制
输入接口
自主健康管理
多线程非阻塞指令Cache设计
多线程
非阻塞
Cache
SystemVerilog仿真模型
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种通用DSP单端口指令Cache设计
来源期刊 微电子学与计算机 学科
关键词 DSP流水线 CACHE冲突 策略
年,卷(期) 2004,(11) 所属期刊栏目
研究方向 页码范围 141-145
页数 5页 分类号 TN4
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2004.11.039
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 胡访宇 中国科学技术大学电子工程与信息科学系 40 231 9.0 13.0
2 陈杰 中科院微电子所 7 31 3.0 5.0
3 曾晓文 中国科学技术大学电子工程与信息科学系 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
DSP流水线
CACHE冲突
策略
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导