基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
以FPGA芯片Cyclone Ⅱ系列为核心,构建FPGA硬件平台,提出一种以资源优先为目的的DES、AES加解密设计方案.通过分析S盒的非线性特征,构造新的复合域变换,避免因同构变换产生的资源损耗.加解密过程中利用轮函数硬件结构的复用,达到硬件资源占用的最小化.整体采用内嵌流水线结构,减少逻辑复杂度的同时提高处理速度.实验结果验证了FP-GA硬件加密的资源占用率远低于ASIC的硬件加密,执行速度达到Gbit/s,加密性能大大提高.
推荐文章
基于FPGA的RC4加密算法设计及实现
数据传输
Verilog HDL
FPGA
RC4
有限状态机
一种基于FPGA的3DES加密算法实现
FPGA:3DES算法
VHDL
有限状态机:流水线技术
DES加密算法的FPGA实现
DES
FPGA
Verilog HDL
编码速率
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的加密算法改进及实现
来源期刊 电视技术 学科 工学
关键词 DES AES S盒 轮函数 FPGA
年,卷(期) 2014,(5) 所属期刊栏目 器件与应用
研究方向 页码范围 66-70
页数 5页 分类号 TN47|TN919
字数 3474字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 武一 河北工业大学信息工程学院 69 379 10.0 15.0
2 郭婷婷 河北工业大学信息工程学院 5 18 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (18)
共引文献  (17)
参考文献  (14)
节点文献
引证文献  (3)
同被引文献  (6)
二级引证文献  (8)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(1)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(4)
  • 参考文献(1)
  • 二级参考文献(3)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(8)
  • 参考文献(2)
  • 二级参考文献(6)
2010(2)
  • 参考文献(2)
  • 二级参考文献(0)
2011(4)
  • 参考文献(3)
  • 二级参考文献(1)
2012(3)
  • 参考文献(2)
  • 二级参考文献(1)
2013(2)
  • 参考文献(2)
  • 二级参考文献(0)
2014(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(4)
  • 引证文献(0)
  • 二级引证文献(4)
2019(4)
  • 引证文献(0)
  • 二级引证文献(4)
研究主题发展历程
节点文献
DES
AES
S盒
轮函数
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电视技术
月刊
1002-8692
11-2123/TN
大16开
北京市朝阳区酒仙桥北路乙7号(北京743信箱杂志社)
2-354
1977
chi
出版文献量(篇)
12294
总下载数(次)
21
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导