作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在 Quartus II 软件平台的基础上,基于 VHDL 语言及图形输入,采用 FPGA 设计了一款数字秒表,同时,给出了数字秒表系统设计方案及各个功能模块的设计原理。通过对系统进行编译、仿真,并下载到 Cyclone 系列 EP2C5Q208C8器件中进行测试,结果表明,本设计能实现计时显示、启停、复位及计时溢出报警功能。
推荐文章
基于FPGA的数字秒表的设计
FPGA
VHDL
数字秒表
QuartusⅡ
基于FPGA的数字秒表的设计
FPGA
VHDL
数字秒表
QuartusⅡ
基于AT89C52单片机的数字秒表设计
单片机
数字秒表
C语言
AT89C52芯片
数字秒表的设计与实现
555信号发生器
C180计数器
RS触发器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的数字秒表设计与实现
来源期刊 微型机与应用 学科 工学
关键词 数字秒表 VHDL FPGA
年,卷(期) 2014,(5) 所属期刊栏目 硬件纵横
研究方向 页码范围 23-26
页数 4页 分类号 TP399
字数 1685字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王媛媛 西安科技大学电气与控制工程学院 22 52 4.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (16)
参考文献  (4)
节点文献
引证文献  (4)
同被引文献  (12)
二级引证文献  (5)
2002(2)
  • 参考文献(1)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(4)
  • 引证文献(2)
  • 二级引证文献(2)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(3)
  • 引证文献(1)
  • 二级引证文献(2)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
数字秒表
VHDL
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息技术与网络安全
月刊
2096-5133
10-1543/TP
大16开
北京市海淀区清华东路25号(北京927信箱)
82-417
1982
chi
出版文献量(篇)
10909
总下载数(次)
33
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导