作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对传统软件加密方法在速度和资源消耗上的不足,提出了基于 AES 高级加密标准的硬件设计方案。采用了目前流行的 EDA 技术,在 FPGA 芯片上实现一种可重构的加密系统,利用硬件描述语言实现加密算法中的移位、S 盒置换函数、线性反馈移位寄存器等功能,设计输入、模型综合、布局布线、功能仿真都在 Altera 公司的 Quartus II 开发平台中完成,产生的下载文件通过 Cyclone 系列的 FPGA 芯片进行测试。实验结果表明,该系统具有独特的物理安全性和高速性。
推荐文章
基于FPGA可重构快速密码芯片设计
可重构
密码芯片
FPGA
细粒度流水
逻辑单元
基于FPGA的动态可重构系统设计与实现
可重构计算
FPGA
动态可重构
局部重构
Virtex-4配置
JTAG(边界扫描)链
基于FPGA的可重构测速模块设计
光电编码器
FPGA
可重构
嵌入式系统
基于FPGA的可重构智能仪器设计
可重构技术
智能仪器
SOPC
FPGA
NiosⅡ
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于AES的可重构加密系统的FPGA设计
来源期刊 微型机与应用 学科 工学
关键词 信息安全 高级加密标准 现场可编程门阵列 Quartus II
年,卷(期) 2014,(24) 所属期刊栏目 智能工业与信息安全
研究方向 页码范围 2-4
页数 3页 分类号 TP303
字数 3211字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨斐 湖北理工学院计算机学院 10 21 3.0 3.0
2 彭鹏 东南大学软件学院 12 33 4.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (11)
共引文献  (9)
参考文献  (4)
节点文献
引证文献  (3)
同被引文献  (9)
二级引证文献  (5)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(3)
  • 参考文献(1)
  • 二级参考文献(2)
2011(2)
  • 参考文献(1)
  • 二级参考文献(1)
2012(2)
  • 参考文献(0)
  • 二级参考文献(2)
2013(2)
  • 参考文献(2)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(2)
  • 引证文献(2)
  • 二级引证文献(0)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(3)
  • 引证文献(1)
  • 二级引证文献(2)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
信息安全
高级加密标准
现场可编程门阵列
Quartus II
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息技术与网络安全
月刊
2096-5133
10-1543/TP
大16开
北京市海淀区清华东路25号(北京927信箱)
82-417
1982
chi
出版文献量(篇)
10909
总下载数(次)
33
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导