基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了达到异构多核处理器能直接交叉访问对方的内存地址空间的目的,通过构建统一的三级Cache 结构和数据块状态标记方法,并优化 Cache 块状态的修改算法,提出了异构千核处理器系统的统一内存地址空间访问方法,避免了当前独立式异构计算机系统结构下复制和传输数据块所带来的大量额外访存开销。通过采用部分 Rodinia 基准测试程序测试,获得了最高9.8倍的系统加速比,最多减少了90%的访存频率。因此,采用该方法能有效减少异构核心间交换数据块所带来的系统开销,提高异构千核处理器的系统性能加速比。
推荐文章
异构多处理器系统Cache一致性解决方案
异构多处理器系统
Cache一致性
监听协议
一种FFT处理器的地址生成算法
快速傅里叶变换
处理器
蝶形运算
地址生成
装备保障异构大数据统一访问与转换平台的构建研究
SDO
装备保障异构大数据
统一访问与转换平台
数据源
面向众核处理器的独立调试系统设计方法
硅调试
片上网络
踪迹数据
调试事件矩阵
时间戳
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 异构千核处理器系统的统一内存地址空间访问方法
来源期刊 国防科技大学学报 学科 工学
关键词 异构千核处理器 内存地址空间 交叉式直接访问 Cache
年,卷(期) 2015,(1) 所属期刊栏目 专题:微处理器设计与工艺
研究方向 页码范围 28-33
页数 6页 分类号 TN95
字数 4110字 语种 中文
DOI 10.11887/j.cn.201501005
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 唐作其 贵州大学计算机科学与技术学院 25 158 7.0 11.0
2 吴小东 上海理工大学计算机科学与工程系 2 6 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (4)
同被引文献  (0)
二级引证文献  (1)
2011(3)
  • 参考文献(3)
  • 二级参考文献(0)
2015(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(3)
  • 引证文献(2)
  • 二级引证文献(1)
研究主题发展历程
节点文献
异构千核处理器
内存地址空间
交叉式直接访问
Cache
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
国防科技大学学报
双月刊
1001-2486
43-1067/T
大16开
湖南省长沙市开福区德雅路109号
42-98
1956
chi
出版文献量(篇)
3593
总下载数(次)
5
总被引数(次)
31889
论文1v1指导