原文服务方: 微电子学与计算机       
摘要:
RapidIO是一种新兴的高性能互联总线,主要应用于嵌入式系统。作为串行 RapidIO结构的重要组成部分,Buffer层负责保证数据包的可靠传输,并且在链路级流量控制中起着重要作用。对此提出了一种改进的buffer层结构,同时支持发送端流量控制和接收端流量控制两种模式。仿真结果表明,该buffer层有效地提高了buffer的空间利用率和传输效率。该设计在高性能嵌入式系统中具有一定的工程应用价值。
推荐文章
支持多种传输模式的双通路串行RapidIO设计与实现
串行RapidIO
通道模式
双通路
互连灵活性
传输带宽
串行RapidIO验证模型
RapidIO
验证
PCI-RapidIO 桥
基于FPGA的串行RapidIO-PCI转接桥设计
高速总线
RapidIO互联技术
转接桥
FPGA平台
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于串行 RapidIO的 Buffer层设计
来源期刊 微电子学与计算机 学科
关键词 buffer RapidIO 流量控制
年,卷(期) 2016,(9) 所属期刊栏目
研究方向 页码范围 47-50
页数 4页 分类号 TN4
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张锋 中国科学院微电子研究所智能感知研发中心 59 509 10.0 21.0
2 赵建中 中国科学院微电子研究所智能感知研发中心 16 163 6.0 12.0
3 李金城 北京交通大学电子信息工程学院 5 6 1.0 2.0
4 任雪倩 中国科学院微电子研究所智能感知研发中心 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (1)
同被引文献  (6)
二级引证文献  (0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
buffer
RapidIO
流量控制
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导