作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
全加器是实现算术加法运算的基本器件,常规使用是构成1位或多位二进制数算术加法运算电路。本文探讨了对全加器进行逻辑功能扩展的方法,目的是探索全加器进行非常规使用改变应用方向的逻辑设计技术,即用多个一位全加器组合、连接构成对多个输入量算术加运算电路,输入变量中1的个数不同,相加的结果也就不同,在相加结果的基础上再进行多数表决、奇偶数判别等逻辑判别电路的设计。所述方法的创新点是提出了全加器改变应用方向的逻辑设计方法。
推荐文章
基于多数决定逻辑非门的低功耗全加器设计
全加器
多数决定逻辑非门
CMOS反向器
低功耗
基于可编程逻辑器件的数字电路设计
可编程器件
计数器
数字电路
VHDL
组合逻辑电路设计的一种方法
最简化
约束条件
组合逻辑电路设计
编码器
奎恩-麦克拉斯基法
时序逻辑电路设计时的状态化简
状态等效
等效类
隐含表
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于全加器的逻辑判别电路设计
来源期刊 电子设计工程 学科 工学
关键词 全加器 逻辑判别 设计原理 Multisim
年,卷(期) 2016,(2) 所属期刊栏目 电力电子技术
研究方向 页码范围 99-100,104
页数 3页 分类号 TP332.2
字数 832字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 马敬敏 渤海大学实验管理中心 24 113 6.0 9.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (27)
共引文献  (47)
参考文献  (5)
节点文献
引证文献  (4)
同被引文献  (19)
二级引证文献  (8)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(8)
  • 参考文献(0)
  • 二级参考文献(8)
2011(12)
  • 参考文献(2)
  • 二级参考文献(10)
2012(4)
  • 参考文献(0)
  • 二级参考文献(4)
2013(2)
  • 参考文献(1)
  • 二级参考文献(1)
2014(2)
  • 参考文献(2)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(5)
  • 引证文献(4)
  • 二级引证文献(1)
2018(4)
  • 引证文献(0)
  • 二级引证文献(4)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
全加器
逻辑判别
设计原理
Multisim
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子设计工程
半月刊
1674-6236
61-1477/TN
大16开
西安市高新区高新路25号瑞欣大厦10A室
52-142
1994
chi
出版文献量(篇)
14564
总下载数(次)
54
总被引数(次)
54366
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导