作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了降低高速串行接口中发送端的延迟,在研究、分析现有发送端结构的基础上,提出了新的数据跨时钟域传输方法并在实际电路中得到实现。此方法可以大幅降低数据跨时钟域传输时用于异步FIFO的延迟。而且,使用动态电路对高速发送端并串转换电路进行了晶体管级的改进,放松了关键路径的时序要求,使发送端整体电路能运行在更高的频率下。发送端电路使用40 nm CMOS工艺实现,实际芯片测试数据表明,使用该电路的发送端可以稳定工作在13 Gb/s的速率下。
推荐文章
10 Gb/s串行接口发送端电路的设计
高速串行
并串转换
驱动器
前馈均衡器
阻抗匹配
UHF RFID阅读器基带处理发送端电路的设计
射频标签阅读器
基带处理发送端
幅移键控调制
成型滤波器
一种用于光通信的高速LVDS发送器设计
低压差分信号
发送器
共模反馈
PCM 高速遥测发送卡的WDM驱动程序设计
PCI
wDM
I/O请求包(IRP)
软件 FIFO
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于动态电路的高速发送端设计
来源期刊 高技术通讯 学科
关键词 高速发送端 异步FIFO 并串转换 动态电路 跨时钟域
年,卷(期) 2016,(7) 所属期刊栏目 计算机与通信
研究方向 页码范围 625-630
页数 6页 分类号
字数 3774字 语种 中文
DOI 10.3772/j.issn.1002-0470.2016.07.002
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 孟时光 计算机体系结构国家重点实验室中国科学院计算技术研究所 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
高速发送端
异步FIFO
并串转换
动态电路
跨时钟域
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
高技术通讯
月刊
1002-0470
11-2770/N
大16开
北京市三里河路54号
82-516
1991
chi
出版文献量(篇)
5099
总下载数(次)
14
总被引数(次)
39217
论文1v1指导