原文服务方: 微电子学与计算机       
摘要:
根据模拟集成电路系统级和行为级快速验证的需求,针对一种穿戴式超宽带射频接收前端的500 Mbps的时钟数据恢复电路(CDR)进行设计.传统CDR的Verilog-A模型一般是基于理想环路进行环路参数的分析,误差较大.利用Verilog-A与Matlab进行行为级建模时将电荷泵充放电电流的大小和时间不匹配等非理想因素考虑进来,并进行相位噪声的拟合.行为级和电路级的对比仿真验证了行为级模型的快速性和准确性,并对CDR电路级的设计具有前瞻性的指导意义.
推荐文章
基于Verilog-A行为描述模型的PLL系统设计
Verilog-A
行为级
压控振荡器
锁相环
系统仿真
基于Verilog-A的Sigma Delta系统行为级建模
行为级建模
非理想因素
Verilog-A
分级设计
基于主方程法单电子晶体管的Verilog-A行为模型
单电子晶体管
主方程法
Verilog-A
SET逻辑电路
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于Verilog-A与Matlab的行为描述模型的CDR设计
来源期刊 微电子学与计算机 学科
关键词 Verilog-A Matlab 行为级 时钟数据恢复 系统仿真
年,卷(期) 2016,(6) 所属期刊栏目
研究方向 页码范围 104-108
页数 分类号 TN402
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 韦雪明 桂林电子科技大学广西精密导航技术与应用重点实验室 34 92 4.0 8.0
5 吴迪 桂林电子科技大学信息与通信学院 20 29 3.0 5.0
6 徐卫林 桂林电子科技大学广西精密导航技术与应用重点实验室 55 133 5.0 9.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (12)
共引文献  (10)
参考文献  (7)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(3)
  • 参考文献(0)
  • 二级参考文献(3)
2010(3)
  • 参考文献(0)
  • 二级参考文献(3)
2011(3)
  • 参考文献(0)
  • 二级参考文献(3)
2012(3)
  • 参考文献(3)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
Verilog-A
Matlab
行为级
时钟数据恢复
系统仿真
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导