基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
由ASIC芯片实现的总线接口中,存在装备计算机配置冗杂、软硬件升级不灵活、芯片垄断和停产、体积功耗瓶颈日趋明显等问题.为此,基于Xilinx公司的ZYNQ-7000系列现场可编程门阵列,设计部分可重构的智能I/O接口.采用可编程片上系统技术,基于Vivado2014.4和PetaLinux开发环境和开发工具,以RS232,RS422,CAN总线接口为例,通过TCP/IP网络数据包切换总线接口配置指令,动态切换对应的局部比特流文件,以按需通信方式实现各接口的实际配置.仿真实验结果表明,部分可重构技术与片上系统技术的结合使得产品设计流程更加灵活,可降低产品对硬件的依赖度和更新换代的成本,减小资源和功耗的消耗,在一定程度上提升产品的安全性及可靠性.
推荐文章
基于FPGA的动态可重构系统设计与实现
可重构计算
FPGA
动态可重构
局部重构
Virtex-4配置
JTAG(边界扫描)链
FPGA动态局部可重构中基于TBUF总线宏设计
FPGA动态局部可重构
总线宏
三态缓冲器
FPGA编辑器
基于双FPGA系统的高速全局动态重构设计与实现
可编程门阵列
可重构计算
全局动态重构
并行配置通道
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的动态部分可重构智能I/O接口设计与实现
来源期刊 计算机工程 学科 工学
关键词 现场可编程门阵列 片上系统 Vivado工具 PetaLinux环境 部分可重构 总线接口
年,卷(期) 2016,(6) 所属期刊栏目 体系结构与软件技术
研究方向 页码范围 14-20
页数 7页 分类号 TP316
字数 3569字 语种 中文
DOI 10.3969/j.issn.1000-3428.2016.06.003
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李贺 中国电子科技集团公司第三十二研究所 10 10 2.0 3.0
2 徐健 中国电子科技集团公司第三十二研究所 6 10 2.0 3.0
3 龚东磊 中国电子科技集团公司第三十二研究所 2 10 2.0 2.0
4 方明 中国电子科技集团公司第三十二研究所 2 10 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (17)
共引文献  (19)
参考文献  (7)
节点文献
引证文献  (6)
同被引文献  (30)
二级引证文献  (2)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(5)
  • 参考文献(1)
  • 二级参考文献(4)
2007(3)
  • 参考文献(1)
  • 二级参考文献(2)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(2)
  • 参考文献(1)
  • 二级参考文献(1)
2010(4)
  • 参考文献(1)
  • 二级参考文献(3)
2011(2)
  • 参考文献(2)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(5)
  • 引证文献(5)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
现场可编程门阵列
片上系统
Vivado工具
PetaLinux环境
部分可重构
总线接口
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
论文1v1指导