作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文设计和研究了一种低功耗8Bit SARADC结构,其采用了GF0.18um工艺设计,1.8V单电源电压,动态范围为1V, INL为0.5LSB,DNL为2LSB通过详细的电路原理分析和软件Cadence的仿真,并流片测试,性能达到设计初衷。
推荐文章
智能遥控控制芯片低功耗设计
SOC
低功耗
门控时钟
存储器
串口
无线传感器网络SOC芯片的低功耗设计
低功耗
SOC
无线传感器网络
电池保护芯片中低功耗技术的研究与实现
低功耗技术
休眠技术
耗尽型MOS管
亚阈值区
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 低功耗SARADC芯片设计与研究
来源期刊 电子测试 学科
关键词 逐次逼近 比较器 预放大
年,卷(期) 2016,(12) 所属期刊栏目 设计与研发
研究方向 页码范围 11-12
页数 2页 分类号
字数 2752字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘洋 2 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
逐次逼近
比较器
预放大
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测试
半月刊
1000-8519
11-3927/TN
大16开
北京市100098-002信箱
82-870
1994
chi
出版文献量(篇)
19588
总下载数(次)
63
论文1v1指导