基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
研究了一种基于国产处理器FT1500A的主板的上电时序控制方法.硬件部分采用Ahera可编程逻辑控制器EPM240作为控制单元,采用电源模块LTM4627实现电源的使能控制与稳定检测;软件部分在Quartus平台上使用VHDL语言,利用统计可编程逻辑控制器的时钟脉冲的方式实现了延时控制,利用控制器内部的逻辑单元实现了电源模块的使能控制.最后利用示波器的单次触发功能验证了设计的正确性和可靠性.
推荐文章
基于FPGA与ARM的多路时序控制系统设计与实现
LPC2214
FPGA
时序控制
EP1C12Q240
佳拉洁雅装置时序控制系统的设计与实现
佳拉洁雅
时序控制
LabVIEW
基于PCI总线的主板诊断卡设计
主板诊断卡
PCI总线
CPLD
VHDL语言
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 FT1500A主板上电时序控制的设计与实现
来源期刊 信息技术与网络安全 学科 工学
关键词 主板上电时序 FT1500A 可编程逻辑控制器 VHDL语言
年,卷(期) 2017,(22) 所属期刊栏目 硬件与结构
研究方向 页码范围 37-40,44
页数 5页 分类号 TP30
字数 2033字 语种 中文
DOI 10.19358/j.issn.1674-7720.2017.22.011
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 马强 2 28 1.0 2.0
2 王建民 1 0 0.0 0.0
3 杨少英 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (9)
参考文献  (4)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
主板上电时序
FT1500A
可编程逻辑控制器
VHDL语言
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息技术与网络安全
月刊
2096-5133
10-1543/TP
大16开
北京市海淀区清华东路25号(北京927信箱)
82-417
1982
chi
出版文献量(篇)
10909
总下载数(次)
33
总被引数(次)
35987
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导