基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
面向多级单元(Multi-Level Cell, MLC)的LDPC码的最小和(Min-Sum, MS)译码算法译码性能取决于码字中每个比特对应的对数似然比(Log-Likelihood Ratio, LLR)的准确度, 然而基于均匀感知策略的MLC电压读取方法需要提高感知精度才能获取精度高的LLR值, 这将增加MLC闪存单元的读取时间. 针对这种情况, 本文提出一种基于非均匀感知策略的MLC闪存MS译码算法, 该算法对MLC闪存阈值电压的感知采用非均匀的感知策略.在相同的感知精度下, 相比于均匀感知策略, 非均匀感知策略能够提高LLR的准确度, 获得更低的原始比特错误率. 仿真结果表明, 在MLC闪存信道条件下, 该算法既可保证MLC闪存单元可靠性, 而且保持较快的读取速度, 从而实现了译码速度和译码性能间的良好折衷.
推荐文章
基于多精度感知的MLC闪存比特翻转译码算法
多级单元
单元间干扰
比特翻转译码
基于加权比特翻转的MLC型NAND闪存系统
多级单元
单元间干扰
加权比特翻转译码
基于NAND闪存的自适应闪存映射层设计
NAND闪存
闪存映射层
存储管理
地址映射
基于二维汉明码结构的闪存纠错存储系统
二维汉明码
纠错编码
NAND闪存
纠错偶对
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于非均匀感知策略的MLC闪存系统
来源期刊 计算机系统应用 学科
关键词 多级单元 单元间干扰 非均匀感知策略 最小和译码算法 对数似然比
年,卷(期) 2018,(2) 所属期刊栏目 系统建设
研究方向 页码范围 107-111
页数 5页 分类号
字数 2910字 语种 中文
DOI 10.3969/j.issn.1003-3254.2018.02.018
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 燕莎 西安理工大学高等技术学院 26 93 6.0 9.0
2 张旋 西安理工大学高等技术学院 28 27 3.0 4.0
6 周乐 西安电子科技大学计算机学院 2 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (11)
共引文献  (1)
参考文献  (8)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1982(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(3)
  • 参考文献(1)
  • 二级参考文献(2)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(2)
  • 参考文献(0)
  • 二级参考文献(2)
2013(4)
  • 参考文献(1)
  • 二级参考文献(3)
2015(2)
  • 参考文献(2)
  • 二级参考文献(0)
2016(2)
  • 参考文献(2)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
多级单元
单元间干扰
非均匀感知策略
最小和译码算法
对数似然比
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机系统应用
月刊
1003-3254
11-2854/TP
大16开
北京中关村南四街4号
82-558
1991
chi
出版文献量(篇)
10349
总下载数(次)
20
论文1v1指导