基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对传统中值滤波排序量多、速度慢的缺点,充分利用FPGA并行性的特点,采用以资源换取速度的思路,提出了一种基于FPGA的改进中值滤波算法.通过2个FIFO和7个寄存器可以形成包含9个像素的3x3移动窗口.窗口中的每一个数据独立运算,每一个数据均有两个变量,小于该数的个数以及等于该数的个数.结合中值在有序序列中处于中间位置这一特殊性判断该值是否为中值.独立运算的优势在于彼此间的计算互不关联,根据每个数据的两个变量值判断该值是否为中值.实验结果表明:该算法将计算中值的时钟周期数降至1个,从而达到了快速抑制噪声的目的.该设计对于实时图像预处理具有一定的工程参考及应用价值.
推荐文章
快速中值滤波算法研究及其FPGA硬件实现
中值滤波
FPGA
模块
图像处理
改进的中值滤波算法及其FPGA快速实现
中值滤波
现场可编程门阵列
快速算法
阈值
基于FPGA的快速中值滤波算法
现场可编程门阵列
中值滤波
Verilog
实时图像处理
一种快速的二维中值滤波算法及其硬件实现
信息处理技术
中值滤波器
二维中值滤波算法
快速算法
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA快速中值滤波算法的硬件实现
来源期刊 长春理工大学学报(自然科学版) 学科 工学
关键词 有序序列 中值滤波 FPGA 图像预处理
年,卷(期) 2018,(5) 所属期刊栏目
研究方向 页码范围 97-100,115
页数 5页 分类号 TN957.52
字数 2963字 语种 中文
DOI 10.3969/j.issn.1672-9870.2018.05.023
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘鹏 长春理工大学电子信息工程学院 58 393 10.0 18.0
2 王晓曼 长春理工大学电子信息工程学院 85 478 10.0 19.0
3 赵亮 长春理工大学电子信息工程学院 2 4 1.0 2.0
4 刘美 长春理工大学电子信息工程学院 4 28 2.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (19)
共引文献  (52)
参考文献  (8)
节点文献
引证文献  (3)
同被引文献  (18)
二级引证文献  (0)
2002(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(3)
  • 参考文献(1)
  • 二级参考文献(2)
2006(4)
  • 参考文献(0)
  • 二级参考文献(4)
2007(3)
  • 参考文献(2)
  • 二级参考文献(1)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(3)
  • 参考文献(1)
  • 二级参考文献(2)
2010(2)
  • 参考文献(1)
  • 二级参考文献(1)
2011(4)
  • 参考文献(2)
  • 二级参考文献(2)
2014(2)
  • 参考文献(0)
  • 二级参考文献(2)
2015(1)
  • 参考文献(0)
  • 二级参考文献(1)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(3)
  • 引证文献(3)
  • 二级引证文献(0)
研究主题发展历程
节点文献
有序序列
中值滤波
FPGA
图像预处理
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
长春理工大学学报(自然科学版)
双月刊
1672-9870
22-1364/TH
16开
长春市卫星路7089号
1978
chi
出版文献量(篇)
3546
总下载数(次)
14
总被引数(次)
15546
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导