作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对图像噪声大和对比度差特点,提出了一种水下图像快速中值滤波算法及FPGA硬件实现.通过分析中值滤波算法,以3×3窗口为数学模型,以CycloneⅢEP3C40F324I7为核心处理芯片,用VHDL语言实现模型中所需要的模块,实现了快速中值滤波算法对图像的处理.通过硬件实验结果对比,系统达到了抑制噪声保持原图像的目的.该设计在水下图像处理中具有一定的工程参考及应用价值.
推荐文章
基于FPGA的图像中值滤波算法硬件实现
实时图像处理
FPGA
VHDL
中值滤波
并行处理
图像的中值滤波算法及其FPGA实现
图像预处理
均值滤波
中值滤波
噪声检测
FPGA实现
图像中值滤波算法及其FPGA的实现
现场可编程门阵列
中值滤波
图像预处理
硬件描述语言
基于FPGA的快速中值滤波算法
现场可编程门阵列
中值滤波
Verilog
实时图像处理
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 快速中值滤波算法研究及其FPGA硬件实现
来源期刊 电子器件 学科 工学
关键词 中值滤波 FPGA 模块 图像处理
年,卷(期) 2017,(3) 所属期刊栏目 电子电路设计分析及应用
研究方向 页码范围 697-701
页数 5页 分类号 TN911.73
字数 2358字 语种 中文
DOI 10.3969/j.issn.1005-9490.2017.03.036
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 韩团军 56 208 7.0 11.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (37)
共引文献  (83)
参考文献  (8)
节点文献
引证文献  (17)
同被引文献  (44)
二级引证文献  (5)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(4)
  • 参考文献(0)
  • 二级参考文献(4)
2006(5)
  • 参考文献(1)
  • 二级参考文献(4)
2007(4)
  • 参考文献(0)
  • 二级参考文献(4)
2008(6)
  • 参考文献(0)
  • 二级参考文献(6)
2009(7)
  • 参考文献(1)
  • 二级参考文献(6)
2010(7)
  • 参考文献(1)
  • 二级参考文献(6)
2011(5)
  • 参考文献(2)
  • 二级参考文献(3)
2012(2)
  • 参考文献(0)
  • 二级参考文献(2)
2014(2)
  • 参考文献(2)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(3)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(3)
  • 二级引证文献(0)
2017(3)
  • 引证文献(3)
  • 二级引证文献(0)
2018(6)
  • 引证文献(6)
  • 二级引证文献(0)
2019(11)
  • 引证文献(6)
  • 二级引证文献(5)
2020(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
中值滤波
FPGA
模块
图像处理
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
论文1v1指导