基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出一种适用于智能卡和电子标签的异步低功耗RSA电路结构及其模乘电路结构,使用GTECH的优化方法和BrzCallMux的实现策略,基于TSMC130nmCMOS标准工艺进行ASIC实现.结果表明,所提出的异步低功耗RSA的面积最低仅为其他RSA面积的4%,一次加解密时间最低仅为其他RSA加解密时间的0.216%,功耗最低仅为其他RSA功耗的16.99%.
推荐文章
一种低功耗异步FIFO存储器的设计
异步FIFO,格雷码
门控时钟
动态功耗
低功耗单片可预置延时电路的设计
计数器
低功耗
异步电路
低功耗无线收发电路系统设计
无线收发电路
低功耗
STM32L芯片
通信模块
CMOS数字电路低功耗的层次化设计
低功耗
CMOS
抽象层次
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 异步低功耗RSA电路结构的设计和实现
来源期刊 北京大学学报(自然科学版) 学科 工学
关键词 异步 低功耗 RSA GTECH ASIC
年,卷(期) 2018,(6) 所属期刊栏目 研究简报
研究方向 页码范围 1351-1354
页数 4页 分类号 TN492
字数 2270字 语种 中文
DOI 10.13209/j.0479-8023.2018.046
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张兴 北京大学软件与微电子学院 120 618 12.0 20.0
2 于敦山 北京大学软件与微电子学院 29 66 4.0 6.0
3 曹喜信 北京大学软件与微电子学院 22 27 3.0 4.0
4 曹健 北京大学软件与微电子学院 10 29 3.0 5.0
5 张奇惠 北京大学软件与微电子学院 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
异步
低功耗
RSA
GTECH
ASIC
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
北京大学学报(自然科学版)
双月刊
0479-8023
11-2442/N
16开
北京海淀北京大学校内
2-89
1955
chi
出版文献量(篇)
3152
总下载数(次)
8
总被引数(次)
52842
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导