原文服务方: 微电子学与计算机       
摘要:
针对嵌入式GPU与主存之间进行数据交互时出现速度不匹配的问题,设计了一种适用于嵌入式GPU的二级高速缓存Cache控制器.二级Cache控制器采用四路组相联的映射结构,使用伪最近最少使用(Pseudo_LRU)替换算法,可以管理16~512kB的二级高速缓存.实验结果表明,当选取Cache大小为128kB时,Cache的命中率达到71.12%.
推荐文章
嵌入式GPU的FPGA原型验证平台设计及实现
图形处理器
现场可编程门阵列
LVDS引脚复用
原型验证平台
振动信号采集系统中高速缓存的实现
L数据采集
DMA控制器
高速缓存
实验仪上高速缓存的设计方法及实现
高速缓存
组成原理实验仪
命中率
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 嵌入式GPU中二级高速缓存的设计与实现
来源期刊 微电子学与计算机 学科
关键词 嵌入式GPU 高速缓存控制器 Rseudo_LRU算法
年,卷(期) 2018,(2) 所属期刊栏目
研究方向 页码范围 94-99
页数 6页 分类号 TP399
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杜慧敏 西安邮电大学电子工程学院 80 354 10.0 13.0
2 季凯柏 西安邮电大学电子工程学院 5 28 3.0 5.0
3 杨超群 西安邮电大学电子工程学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (3)
参考文献  (6)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
嵌入式GPU
高速缓存控制器
Rseudo_LRU算法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导