基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着集成电路的发展,功耗已成为设计者面临的严峻挑战之一.对此,基于hl55ulp CMOS工艺,自主设计了包含power gating switch cell、isolation cell、retention cell、level shifter、always on cell等功耗优化单元的电路、版图、各类库文件的POK单元库,以达到辅助设计者有效管理芯片功耗的目的.
推荐文章
一种结构简单的低压低功耗ALU单元设计
低功耗
高度
小面积
新ALU单元
一种低功耗MCU待机电路的实现方法
低功耗
MCU
待机模式
标准单元库
一种基于CPF格式的低功耗物理设计方法与实现
低功耗
CPF
多供电电压
电源关断
一种面向多核DSP芯片的低功耗验证方法
多核DSP
低功耗
电源域
仿真验证
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种低功耗POK单元库的设计方法
来源期刊 集成电路应用 学科 工学
关键词 集成电路设计 hl55ulp powergatingswitchcell isolationcell retentioncell 功耗优化单元
年,卷(期) 2018,(4) 所属期刊栏目
研究方向 页码范围 17-23
页数 7页 分类号 TN402
字数 4923字 语种 中文
DOI 10.19339/j.issn.1674-2583.2018.04.005
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李向阳 2 0 0.0 0.0
2 胡晓明 3 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (0)
参考文献  (10)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(2)
  • 参考文献(2)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
集成电路设计
hl55ulp
powergatingswitchcell
isolationcell
retentioncell
功耗优化单元
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
集成电路应用
月刊
1674-2583
31-1325/TN
16开
上海宜山路810号
1984
chi
出版文献量(篇)
4823
总下载数(次)
15
论文1v1指导