基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
阵列众核处理器由于其较高的计算性能和能效比已经被广泛应用于高性能计算领域.而要构建未来高性能计算系统处理器必须解决严峻的“访存墙”挑战以及核心协同问题.通常的阵列处理器中,核心多采用单线程结构,以减少开销,但是对访存提出了较高的要求.在阵列众核处理器中,在单核心中引入硬件同时多线程技术,针对实验中一级指令缓存命中率随着线程数增加而显著降低的问题,提出了一种面向阵列众核处理器的冗余指令缓存存储结构,基于该结构,提出采用FIFO及类LRU替换策略.通过上述优化的高速缓存结构设计,经实验模拟,双线程整体指令Cache失效率降低了25.2%,整体CPI性能提升了30.2%.
推荐文章
一种面向众核处理器的嵌套循环多维并行识别方法
多维并行识别
众核处理器
自动并行化
嵌套循环
一种基于随机指令延迟的抗旁路攻击处理器结构
旁路攻击
随机延迟
随机指令调度
ARM7
众核处理器cache一致性研究综述
cache一致性协议
众核处理器
瓦片化结构
NUCA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种阵列众核处理器的多级指令缓存结构
来源期刊 计算机工程与科学 学科 工学
关键词 阵列众核处理器 同时多线程 冗余指令缓存
年,卷(期) 2018,(4) 所属期刊栏目 高性能计算
研究方向 页码范围 571-579
页数 9页 分类号 TP302
字数 6884字 语种 中文
DOI 10.3969/j.issn.1007-130X.2018.04.001
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李宏亮 38 153 5.0 12.0
2 刘骁 3 0 0.0 0.0
3 高红光 5 0 0.0 0.0
4 陈逸飞 2 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (12)
共引文献  (10)
参考文献  (7)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(4)
  • 参考文献(1)
  • 二级参考文献(3)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(4)
  • 参考文献(1)
  • 二级参考文献(3)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
阵列众核处理器
同时多线程
冗余指令缓存
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与科学
月刊
1007-130X
43-1258/TP
大16开
湖南省长沙市开福区德雅路109号国防科技大学计算机学院
42-153
1973
chi
出版文献量(篇)
8622
总下载数(次)
11
总被引数(次)
59030
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导