基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
分离时序电路是指飞行器进行头体分离、级间分离等操作时,起爆火工品.相对于人工控制来说,分离时序电路不但使控制手段自动化得以实现,还使起爆时间精度明显提高.相关工作人员采用存储电路记录关键信号相关时间参数,并有效的分析时间参数,对系统正常运行情况、流程进行状态给予判断.同时,因为电路中存在多种输入信号,但上述信号会由于多种干扰出现问题,为了确保控制核心内可输入正确的信号,促进逻辑正确运行得到有效控制,需要完善分离时序电路的逻辑设计关键技术.本文重点分析分离时序电路逻辑设计关键技术.
推荐文章
基于FPGA技术的RS232接口时序电路设计
FPGA
时序电路
RS 232
串行通信
基于覆盖技术的异步时序电路设计
覆盖技术
异步时序电路
卡诺图
星载FPGA内时序电路设计与时钟控制技术分析
星载FPGA
全局时钟网络
时序电路
时钟偏斜
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 关于分离时序电路的逻辑设计关键技术探讨
来源期刊 神州 学科
关键词 分析时序电路 逻辑设计 关键技术
年,卷(期) 2018,(12) 所属期刊栏目 学术论丛
研究方向 页码范围 192
页数 1页 分类号
字数 1914字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李文娟 重庆邮电大学移通学院 27 30 3.0 3.0
2 陈艳 重庆邮电大学移通学院 12 32 2.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (17)
共引文献  (3)
参考文献  (3)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(3)
  • 参考文献(0)
  • 二级参考文献(3)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(4)
  • 参考文献(0)
  • 二级参考文献(4)
2012(3)
  • 参考文献(0)
  • 二级参考文献(3)
2013(2)
  • 参考文献(2)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
分析时序电路
逻辑设计
关键技术
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
神州
旬刊
1009-5071
11-4461/I
16开
北京市
2-871
2001
chi
出版文献量(篇)
50916
总下载数(次)
117
论文1v1指导