基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
半导体工艺尺寸的急剧缩小使得提升数字电路容错能力变得尤为必要.传统的三模冗余会带来面积和功耗的巨大开销.本文提出一种信息冗余的容错设计方法,采用低密度奇偶校验(LDPC)码实现.由于数字电路中概率门模型的出错的概率ε与二进制对称信道(BSC)的噪声相似,因此将通信系统中的信道编译码方法应用到数字电路容错设计中.该设计在由逻辑门组成模块的输入输出端添加LDPC编译码.本文的LDPC码以1/2码率、816码长为例,并采用加权比特翻转(WBF)算法进行译码器设计.在ε∈(0.0001,0.1)范围内,对硬件冗余及信息冗余的容错结构进行了仿真和性能比较.误比特率(BER)曲线表明,当ε大于0.05时,硬件冗余比信息冗余的BER低;反之,信息冗余的BER低于硬件冗余.
推荐文章
具有快速译码收敛速度的LDPC码设计
LDPC码
快速收敛
误码性能
串行译码
硬件可实现的LDPC译码算法研究
LDPC码
译码算法
归一化最小和算法
译码器
基于DVB-S2协议的LDPC码译码算法研究
DVB-S2
LDPC
最小和算法
偏移最小和算法
基于电力线信道的改进LDPC码译码算法研究
A类脉冲噪声
低密度校验码
和-积译码
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于LDPC译码的容错设计方法研究
来源期刊 高技术通讯 学科
关键词 数字电路 可靠性 低密度奇偶校验(LDPC) 硬件冗余 信息冗余
年,卷(期) 2019,(1) 所属期刊栏目 先进制造与自动化
研究方向 页码范围 69-77
页数 9页 分类号
字数 3666字 语种 中文
DOI 10.3772/j.issn.1002-0470.2019.01.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 班恬 南京理工大学电子工程与光电技术学院 9 17 3.0 3.0
2 薛文 南京理工大学电子工程与光电技术学院 13 106 6.0 10.0
3 王登超 南京理工大学电子工程与光电技术学院 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (13)
共引文献  (2)
参考文献  (13)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1962(1)
  • 参考文献(1)
  • 二级参考文献(0)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(2)
  • 参考文献(2)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(2)
  • 参考文献(1)
  • 二级参考文献(1)
2013(3)
  • 参考文献(0)
  • 二级参考文献(3)
2014(1)
  • 参考文献(0)
  • 二级参考文献(1)
2015(7)
  • 参考文献(0)
  • 二级参考文献(7)
2016(2)
  • 参考文献(1)
  • 二级参考文献(1)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(2)
  • 参考文献(2)
  • 二级参考文献(0)
2019(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数字电路
可靠性
低密度奇偶校验(LDPC)
硬件冗余
信息冗余
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
高技术通讯
月刊
1002-0470
11-2770/N
大16开
北京市三里河路54号
82-516
1991
chi
出版文献量(篇)
5099
总下载数(次)
14
总被引数(次)
39217
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导