基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对速度、资源等不同的应用需求,开发排序算法的最优化硬件实现方案,是数字集成电路设计工作中的重点和难点.该文分别介绍基于面积最优化和速度最优化的硬件实现方法,在此基础上提出一种面积和速度协同优化的设计方案,为排序算法的最优化硬件实现提供参考.同时将排序算法的最优化硬件实现思想融入教学实验中,加深学生对理论的理解和应用,提高学生的设计能力和动手能力.实践表明,该设计方案加深了学生对课堂知识的理解,拓展了课堂所学知识,具有较强的指导意义.
推荐文章
最优实验设计的改进随机进化算法
最优实验设计
随机进化算法
拉丁超立方体
构造效率
计算排序算法设计与分析
排序算法
复杂度
基数排序
计数排序
记录内部特征
数组特征
基于EDA技术的数字电路设计性实验研究
EDA技术
Multisim 2001软件平台
设计性实验
仿真实验
数字电路设计
一种新的排序算法——端点排序算法
排序算法
端点排序算法
冒泡排序算法
选择排序算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 排序算法的EDA实验设计
来源期刊 实验科学与技术 学科 工学
关键词 排序算法 硬件实现 教学实验
年,卷(期) 2019,(2) 所属期刊栏目 实验教学
研究方向 页码范围 79-82
页数 4页 分类号 TN43
字数 1692字 语种 中文
DOI 10.3969/j.issn.1672-4550.2019.02.018
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王朝驰 电子科技大学微电子与固体电子学院 2 0 0.0 0.0
2 李靖 电子科技大学微电子与固体电子学院 5 14 3.0 3.0
3 李成泽 电子科技大学微电子与固体电子学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (61)
共引文献  (30)
参考文献  (8)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(5)
  • 参考文献(0)
  • 二级参考文献(5)
2003(2)
  • 参考文献(1)
  • 二级参考文献(1)
2005(3)
  • 参考文献(1)
  • 二级参考文献(2)
2006(7)
  • 参考文献(0)
  • 二级参考文献(7)
2007(8)
  • 参考文献(1)
  • 二级参考文献(7)
2008(6)
  • 参考文献(1)
  • 二级参考文献(5)
2009(5)
  • 参考文献(0)
  • 二级参考文献(5)
2010(6)
  • 参考文献(0)
  • 二级参考文献(6)
2011(6)
  • 参考文献(0)
  • 二级参考文献(6)
2012(6)
  • 参考文献(1)
  • 二级参考文献(5)
2013(3)
  • 参考文献(0)
  • 二级参考文献(3)
2014(8)
  • 参考文献(1)
  • 二级参考文献(7)
2015(1)
  • 参考文献(0)
  • 二级参考文献(1)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
排序算法
硬件实现
教学实验
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
实验科学与技术
双月刊
1672-4550
51-1653/T
大16开
四川省成都市建设北路二段4号
62-287
2003
chi
出版文献量(篇)
5811
总下载数(次)
11
总被引数(次)
26929
论文1v1指导