基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为提高芯片间及板间互连的带宽、灵活性和可靠性,提出一种基于FPGA(field programmable gate array)的SRIO(serial rapid IO)端点的设计方法.介绍RapidIO的应用,对SRIO IP核及其参数设置进行分析,结合Xilinx提供的官方例程,编写用户逻辑,完成FPGA与DSP的高速通信,测试结果表明:该设计具有较高的带宽,有一定的参考价值.
推荐文章
一种SRIO交换器内部网络设计
SRIO交换器
交换网络
传输层包
跨时钟域
仲裁
SRIO总线技术研究及其FPGA实现
SRIO协议
FPGA IP核
本地端点
远端端点
基于SRIO的FPGA间数据交互系统设计与应用
时分长期演进(TD-LTE)
串行高速输入输出口(SRIO)
现场可编程门阵列(FPGA)
数据交互
数字信号处理(DSP)
1553B总线远程端点数据链路层协议的FPGA实现
1553B
总线接口
通信协议
FPGA
实现
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的SRIO端点设计与实现
来源期刊 兵工自动化 学科 工学
关键词 嵌入式系统 赛灵思 高速通信
年,卷(期) 2021,(2) 所属期刊栏目 软件开发与应用
研究方向 页码范围 49-52
页数 4页 分类号 TP336
字数 语种 中文
DOI 10.7690/bgzdh.2021.02.013
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (13)
共引文献  (11)
参考文献  (4)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(3)
  • 参考文献(0)
  • 二级参考文献(3)
2011(2)
  • 参考文献(0)
  • 二级参考文献(2)
2013(6)
  • 参考文献(1)
  • 二级参考文献(5)
2014(1)
  • 参考文献(0)
  • 二级参考文献(1)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(1)
  • 参考文献(0)
  • 二级参考文献(1)
2019(1)
  • 参考文献(1)
  • 二级参考文献(0)
2021(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
嵌入式系统
赛灵思
高速通信
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
兵工自动化
月刊
1006-1576
51-1419/TP
大16开
四川省绵阳市207信箱
1982
chi
出版文献量(篇)
6566
总下载数(次)
20
总被引数(次)
28636
论文1v1指导