作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着电子设备信号传输速率的提高,电路板布线密度增大,PCB设计对信号完整性的影响越来越大.为了解决电子产品设计初期信号完整性问题,以DDR4高速并行总线为例,改变DDR4数据传输线PCB设计参数,采用无码间干扰方法仿真测试,得到合理的PCB布线方法,提高信号的完整性.同时对网络负载端阻抗不匹配问题进行RC并联阻抗匹配优化,有效地解决高速信号完整性问题.
推荐文章
高速电路板信号完整性设计及仿真
高速电路
信号完整性
反射
串扰
基于信号完整性仿真分析的传输电路板的设计
信号完整性
IBIS模型
拓扑结构
仿真
DDR3与FPGA接口的高速电路板信号完整性分析
高速PCB
信号完整性
FPGA
反射
串扰
基于IBIS模型的信号完整性仿真分析
输入/输出缓冲器信息标准
导弹安全控制器
信号完整性
行为模型
结构模型
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于信号完整性仿真的高速电路板设计研究
来源期刊 现代信息科技 学科
关键词 信号完整性 PCB设计 DDR4 无码间干扰
年,卷(期) 2021,(4) 所属期刊栏目 电子工程|Electronic Engineering
研究方向 页码范围 43-47
页数 5页 分类号 TN41
字数 语种 中文
DOI 10.19850/j.cnki.2096-4706.2021.04.011
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (20)
共引文献  (3)
参考文献  (8)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(5)
  • 参考文献(0)
  • 二级参考文献(5)
2012(1)
  • 参考文献(0)
  • 二级参考文献(1)
2013(1)
  • 参考文献(0)
  • 二级参考文献(1)
2014(3)
  • 参考文献(1)
  • 二级参考文献(2)
2015(5)
  • 参考文献(2)
  • 二级参考文献(3)
2016(2)
  • 参考文献(1)
  • 二级参考文献(1)
2017(2)
  • 参考文献(1)
  • 二级参考文献(1)
2018(1)
  • 参考文献(1)
  • 二级参考文献(0)
2019(1)
  • 参考文献(1)
  • 二级参考文献(0)
2020(1)
  • 参考文献(1)
  • 二级参考文献(0)
2021(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
信号完整性
PCB设计
DDR4
无码间干扰
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代信息科技
半月刊
2096-4706
44-1736/TN
16开
广东省广州市白云区机场路1718号8A09
46-250
2017
chi
出版文献量(篇)
4784
总下载数(次)
45
总被引数(次)
3182
论文1v1指导