作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着SOC芯片复杂度的提高,SOC的芯片的规模也越来越大?伴随着内部IP的增多以及代码量的指数级增长,SOC系统级仿真效率也逐渐成了SOC验证收敛的瓶颈?本文主要通过研究SOC系统级验证方法,提出了提高SOC系统仿真中的两种方法?第一种方法是通过验证环境的改造来提高仿真效率?第二种方法通过仿真工具自带的特性来提高仿真效率?
推荐文章
一种高可靠SoC芯片的系统级设计方法
系统级芯片
三模冗余
错误检测和纠正
电子系统级设计
高可靠
SoC仿真验证中多核技术的研究与应用
SoC验证
VCS
多核技术
设计级并行
基于总线功能模型的SoC仿真加速技术
仿真加速
SoC
验证
总线功能模型
CPU
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 关于SOC系统级仿真效率提升的研究
来源期刊 数字化用户 学科
关键词 SOC 仿真效率 VCS
年,卷(期) 2021,(49) 所属期刊栏目 信息数据与电子工程
研究方向 页码范围 22-24
页数 3页 分类号
字数 语种 中文
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2021(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
SOC
仿真效率
VCS
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
数字化用户
周刊
1009-0843
51-1567/TN
16开
四川省成都市
1999
chi
出版文献量(篇)
46696
总下载数(次)
249
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导