原文服务方: 杭州电子科技大学学报(自然科学版)       
摘要:
自主研发了一款PCIE-UART多端口控制器芯片。首先,采用独立的256BytesTX/RX FIFO设计了单通道PCIE-UART控制器,实现了硬件流控、软件流控功能,其PCIE接口支持PCIE2.0,UART接口支持RS232/485/422;然后,将8路串口的TX/RX FIFO合并在一起,通过同步时分复用技术对每路串口的TX/RX FIFO进行读写操作,实现了数据的收发,并增加定时/计数器和16路MPIO功能;最后,在FPGA开发板上验证了芯片的功能和性能,并采用55nm制程工艺和QFP208封装形式完成了设计芯片的制备。测试结果表明,研发的芯片达到工业自动化系统集成等领域对串口的性能要求。
推荐文章
采用0.18μm CMOS工艺的多端口SRAM设计
多端口
单位线
SRAM
电流模式
多端口高速通用寄存器文件设计优化
多端口寄存器文件
分体结构
端口共享
预充敏感放大
弹载控制器数字I/O端口的ESD防护
弹载控制器
ESD
数字I/0
端口保护
磁珠
基于FPGA的多端口存储控制器设计
DDR2 SDRAM
FPGA
存储控制器
仲裁器
译码器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 PCIE-UART多端口控制器芯片的设计
来源期刊 杭州电子科技大学学报(自然科学版) 学科
关键词 PCIE UART 设备寄存器 多路通讯
年,卷(期) 2023,(1) 所属期刊栏目
研究方向 页码范围 1-7
页数 6页 分类号 TN405
字数 语种 中文
DOI 10.13954/j.cnki.hdu.2023.01.001
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2023(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
PCIE
UART
设备寄存器
多路通讯
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
杭州电子科技大学学报(自然科学版)
双月刊
1001-9146
33-1339/TN
chi
出版文献量(篇)
3184
总下载数(次)
0
总被引数(次)
11145
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导