基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
功能模拟是设计高性能微处理器接口ASIC芯片的重要环节,目的是消除ASIC的功能性设计错误。为了更好地对ASIC芯片进行模拟,需要灵活、方便、能够体现微处理器行为的CPU模型,文章将介绍了对一个CPU行为模拟器的开发。
推荐文章
基于CPU+FPGA的实时临空信道模拟器设计
临近空间
高动态飞行器
信道模拟器
更新速率
性能测试
CPU中可伸缩低开销的硬件调试器设计
JTAG
调试
CPU
断点
映像寄存器
QorIQ系列CPU频率驱动与动态调频设计
Linux
QorIQ
CPU频率
驱动软件
智能温室环境测控系统专用CPU设计
测控系统
专用CPU
Comparvay比较器
VHDL语言
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 CPU桥ASIC设计中CPU模拟器的设计
来源期刊 计算机工程与应用 学科 工学
关键词 ASIC CPU桥 多处理机 同步
年,卷(期) 2001,(1) 所属期刊栏目 开发设计
研究方向 页码范围 99-100
页数 2页 分类号 TP3
字数 2009字 语种 中文
DOI 10.3321/j.issn:1002-8331.2001.01.034
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邢座程 国防科技大学计算机学院 19 107 6.0 10.0
2 谢伦国 国防科技大学计算机学院 20 71 6.0 7.0
3 邓让钰 国防科技大学计算机学院 14 30 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2001(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2002(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
ASIC CPU桥 多处理机 同步
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与应用
半月刊
1002-8331
11-2127/TP
大16开
北京619信箱26分箱
82-605
1964
chi
出版文献量(篇)
39068
总下载数(次)
102
总被引数(次)
390217
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导