作者:
原文服务方: 科技与创新       
摘要:
从CPU的总体结构到局部功能的实现采用了自顶向下的设计方法和模块化的设计思想,利用Xilinu公司的Spartan Ⅱ系列FPGA,设计实现了八位CPU软核.在FPGA内部不仅实现了CPU必需的算术逻辑器、寄存器堆、指令缓冲、跳转计数、指令集,而且针对FPGA内部的结构特点对设计进行了地址和数据的优化.
推荐文章
基于FPGA的RISC CPU设计
RISC CPU
FPGA
三级层次存储体系
WISHBOEN接口
8位RISC_CPU可测性设计
可测性设计
扫描单元
内建自测试
基于硅虚拟原型的RISC CPU核物理设计
超深亚微米
物理设计
硅虚拟原型
分层设计方法
规划布局
布局布线
64位CPU的FPGA原型验证
原型验证
仿效
VirtexTM-4
FPGA验证
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的八位RISC CPU的设计
来源期刊 科技与创新 学科
关键词
年,卷(期) 2006,(35) 所属期刊栏目 PLD CPLD FPGA 应用
研究方向 页码范围 155-157
页数 3页 分类号 TP368.1|TP302.2
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2006.35.057
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (19)
参考文献  (2)
节点文献
引证文献  (13)
同被引文献  (6)
二级引证文献  (31)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(6)
  • 引证文献(5)
  • 二级引证文献(1)
2009(4)
  • 引证文献(2)
  • 二级引证文献(2)
2010(6)
  • 引证文献(1)
  • 二级引证文献(5)
2011(3)
  • 引证文献(2)
  • 二级引证文献(1)
2012(5)
  • 引证文献(2)
  • 二级引证文献(3)
2013(3)
  • 引证文献(0)
  • 二级引证文献(3)
2014(5)
  • 引证文献(1)
  • 二级引证文献(4)
2015(5)
  • 引证文献(0)
  • 二级引证文献(5)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(4)
  • 引证文献(0)
  • 二级引证文献(4)
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导