原文服务方: 科技与创新       
摘要:
针对MIPS CPU流水线工作过程产生的数据相关,基于FPGA设计并实现了能有效解决数据相关的数据通路.设计五种基本数据通路,并采用流水线技术将它们整合成五级数据通路;在EX段后到ALU之间和WB段后到ALU之间构建旁路通路,从而形成总的数据通路;使用VHDL实现数据通路;编写测试程序对数据通路进行验证,并在FPGA平台上进行仿真验证.结果表明:所设计的数据通路能使数据正常流动,解决由数据相关产生的断流问题.
推荐文章
数据通路组成与故障分析实验项目开发
数据通路
故障公析
实验项目开发
一种实时JAVA处理器的数据通路研究
FPGA
Java处理器
RTSJ
实时Java平台
RPR MAC数据通路的设计与实现
弹性分组环
媒体接入控制
数据通路
现场可编程阵列
SystemVerilog
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA CPU数据通路的设计与实现
来源期刊 科技与创新 学科
关键词 FPGA 数据通路 流水线 数据相关 旁路
年,卷(期) 2008,(35) 所属期刊栏目 PLD CPLD FPGA应用
研究方向 页码范围 215-217
页数 3页 分类号 TP332.3
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2008.35.089
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈祖希 桂林电子科技大学计算机与控制学院 6 27 4.0 5.0
2 赖兆磬 桂林电子科技大学计算机与控制学院 4 14 3.0 3.0
3 张辉 桂林电子科技大学计算机与控制学院 5 14 3.0 3.0
4 罗海波 桂林电子科技大学计算机与控制学院 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (9)
参考文献  (2)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
数据通路
流水线
数据相关
旁路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导