作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
利用ispLSI6192芯片构造四个双向并独立的128×9位FIFO高速数据存储栈区,并利用芯片内部快速进位逻辑的高性能地址计数器及可编程控制逻辑功能分别对4个FIFO栈区进行管理控制;即将系统的高速数据栈区及其控制逻辑功能做在同一个芯片上,从而提高计算机数据管理通信的速度、效率,以及提高系统的集成度和降低系统的故障率.
推荐文章
基于EDA技术的高速FIFO设计
高速数据栈区
地址自动加1计数器
高速寄存器
FIFO
基于EDA技术的高速FIFO设计
高速数据栈区
地址自动加1计数器
高速寄存器
FIFO
基于CPLD的多通道快速数据栈区设计
多通道快速数据栈区
在系统可编程逻辑器件
FIFO控制逻辑
isPLSI6192
一种面向船联网的"北斗"异步FIFO多通道模型
北斗通信
船联网
多通道
异步FIFO
数据分配
现场可编程门阵列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于EDA技术的ispLSI6192多通道FIFO组态
来源期刊 信息技术 学科 工学
关键词 FIFO组态 控制逻辑 数据缓冲区
年,卷(期) 2002,(10) 所属期刊栏目 应用技术
研究方向 页码范围 19-20,23
页数 3页 分类号 TN914.3
字数 1103字 语种 中文
DOI 10.3969/j.issn.1009-2552.2002.10.006
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邵蓉 11 24 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2002(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FIFO组态
控制逻辑
数据缓冲区
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息技术
月刊
1009-2552
23-1557/TN
大16开
哈尔滨市南岗区黄河路122号
14-36
1977
chi
出版文献量(篇)
11355
总下载数(次)
31
论文1v1指导