基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文提出一种新的基于VLIW处理器的层次化数据通道的VLSI结构,通过独特的微码结构,十分方便地得到了具有可配置特征的高速数据通道的控制模型,模型能有效地改善系统扩展所需要的灵活性,适合构建高性能的媒体处理器阵列.运用VHDL语言实现的硬件设计通过了系统仿真.100MHz时钟频率下的最大数据吞吐率可达1.28Gbit/s.
推荐文章
基于网络处理器的高性能IPSec VPN的设计方案
网络处理器(NP)
IXP2400
IPSec
虚拟专用网(VPN)
椭圆曲线密码处理器的高效VLSI设计与实现
椭圆曲线密码(ECC)
有限域算术
多倍点运算
VLSI实现
机器学习高性能SIMT处理器的设计与实现
SIMT
流水线
多线程
并行运算
FPGA
分支预测与值预测在 VLIW处理器中的实现
超长指令字架构
分支预测
值预测
动态预测
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于VLIW处理器的高性能数据通道设计及其VLSI实现
来源期刊 电子学报 学科 工学
关键词 高速数据通道 VLIW 微码 可重配置 VLSI设计
年,卷(期) 2003,(11) 所属期刊栏目 学术论文
研究方向 页码范围 1667-1670
页数 4页 分类号 TP333
字数 2994字 语种 中文
DOI 10.3321/j.issn:0372-2112.2003.11.017
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
高速数据通道
VLIW
微码
可重配置
VLSI设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子学报
月刊
0372-2112
11-2087/TN
大16开
北京165信箱
2-891
1962
chi
出版文献量(篇)
11181
总下载数(次)
11
相关基金
国家重点基础研究发展计划(973计划)
英文译名:National Basic Research Program of China
官方网址:http://www.973.gov.cn/
项目类型:
学科类型:农业
论文1v1指导