基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
使用MAXPLUSⅡ和FPGA_CompilerⅡ软件及VHDL硬件描述语言,采用自顶向下设计方法设计曼彻斯特编解码器,每帧数据包括同步字、有效数据和冗余校验位三部分,最终在Altera公司的FPGA芯片EPFI0K10LC84-4进行验证.实验结果表明,FPGA能很好地实现曼彻斯特编解码器,而且该编解码方式具有抗干扰能力强,传输速率高等优点.
推荐文章
1553B总线中曼彻斯特编解码器的设计
曼彻斯特码
MIL-STS-1553B总线
时钟分离
FPGA
图像编解码中IDCT的FPGA实现
MPEG
IDCT
FPGA
Verilog
基于FPGA的CAVLC编解码器设计与实现
CAVLC
H.264/AVC
熵编码
非零系数
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 用FPGA实现曼彻斯特编解码
来源期刊 汕头大学学报(自然科学版) 学科 工学
关键词 FPGA 曼彻斯特码 VHDL CRC
年,卷(期) 2004,(2) 所属期刊栏目
研究方向 页码范围 63-68
页数 6页 分类号 TN915.05
字数 2104字 语种 中文
DOI 10.3969/j.issn.1001-4217.2004.02.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 方展伟 汕头大学电子信息工程系 4 26 2.0 4.0
2 林艺文 汕头大学电子信息工程系 6 26 2.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (5)
参考文献  (1)
节点文献
引证文献  (19)
同被引文献  (24)
二级引证文献  (49)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(2)
  • 引证文献(2)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(3)
  • 引证文献(3)
  • 二级引证文献(0)
2009(3)
  • 引证文献(1)
  • 二级引证文献(2)
2010(2)
  • 引证文献(1)
  • 二级引证文献(1)
2011(3)
  • 引证文献(2)
  • 二级引证文献(1)
2012(3)
  • 引证文献(1)
  • 二级引证文献(2)
2013(8)
  • 引证文献(2)
  • 二级引证文献(6)
2014(11)
  • 引证文献(2)
  • 二级引证文献(9)
2015(10)
  • 引证文献(2)
  • 二级引证文献(8)
2016(10)
  • 引证文献(2)
  • 二级引证文献(8)
2017(3)
  • 引证文献(0)
  • 二级引证文献(3)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(4)
  • 引证文献(0)
  • 二级引证文献(4)
2020(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
FPGA
曼彻斯特码
VHDL
CRC
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
汕头大学学报(自然科学版)
季刊
1001-4217
44-1059/N
16开
广东省汕头市大学路243号
46-17
1986
chi
出版文献量(篇)
992
总下载数(次)
3
总被引数(次)
3796
论文1v1指导