基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本设计实验是为了验证如何用现场可编程门阵列(FPGA)实现3.125 Gbit/s的串行通道设计.设计中使用了Xilinx公司的Aurora链路层协议,以及Virtex-ⅡPro器件中内置的3.125Gbit/s高速串行收发器.文中描述该设计所涉及的主要实现方法,包括Aurora协议接口设计、特殊的片上时钟电路设计、片上存储器设计以及芯片引脚和布局设计等.
推荐文章
基于FPGA的串行接收模块的设计
FPGA
RS232
VHDL
串行接收
10 Gbit/s高速串行通道的Hspice仿真研究
Hspice仿真
眼图
高速串行通道
基于Nios Ⅱ的FPGA串行通讯模块设计
嵌入式系统
SOPC
RS232接口
NiosⅡ
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的3.125Gbit/s串行通道设计实验
来源期刊 电子工程师 学科 工学
关键词 FPGA MGT Aurora 串行通道 Virtex-ⅡPro评估板
年,卷(期) 2004,(11) 所属期刊栏目 单片机技术及应用
研究方向 页码范围 16-18
页数 3页 分类号 TN402
字数 2439字 语种 中文
DOI 10.3969/j.issn.1674-4888.2004.11.006
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 戎蒙恬 上海交通大学电子工程系 229 1198 15.0 22.0
2 邓焰 上海交通大学电子工程系 1 20 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (20)
同被引文献  (8)
二级引证文献  (57)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2006(2)
  • 引证文献(2)
  • 二级引证文献(0)
2007(3)
  • 引证文献(2)
  • 二级引证文献(1)
2008(8)
  • 引证文献(2)
  • 二级引证文献(6)
2009(10)
  • 引证文献(3)
  • 二级引证文献(7)
2010(3)
  • 引证文献(0)
  • 二级引证文献(3)
2011(2)
  • 引证文献(0)
  • 二级引证文献(2)
2012(3)
  • 引证文献(1)
  • 二级引证文献(2)
2013(9)
  • 引证文献(3)
  • 二级引证文献(6)
2014(10)
  • 引证文献(1)
  • 二级引证文献(9)
2015(10)
  • 引证文献(4)
  • 二级引证文献(6)
2016(3)
  • 引证文献(0)
  • 二级引证文献(3)
2017(5)
  • 引证文献(0)
  • 二级引证文献(5)
2018(2)
  • 引证文献(1)
  • 二级引证文献(1)
2019(5)
  • 引证文献(0)
  • 二级引证文献(5)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FPGA
MGT
Aurora
串行通道
Virtex-ⅡPro评估板
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息化研究
双月刊
1674-4888
32-1797/TP
大16开
江苏省南京市
28-251
1975
chi
出版文献量(篇)
4494
总下载数(次)
11
总被引数(次)
24149
论文1v1指导