原文服务方: 微电子学与计算机       
摘要:
在对我们研发的代号为CoStar的嵌入式可重构32位DSP(Digital Signal Processing)处理器的结构作简要介绍的基础上,着重阐述了其指令译码器的设计.文章的重点放在我们提出的一些新颖的设计思想上:为支持CoStar的复杂流水线、SIMD(Single Instruction stream over Multiple Data streams)和可重构而采用的相对集中的分布式译码、多模式指令复用等技术:为降低译码器的面积和功耗而采用的嵌套式的分类译码、类型合并、译码预判、信号合并等技术.
推荐文章
一种嵌入式处理器的动态可重构Cache设计
高速缓存
嵌入式处理器
动态可重构
命中率
一种高效嵌入式微处理器控制器设计
ARM7TDMI
微处理器
有限状态机
译码器
流水线
基于JTAG的DSP处理器嵌入式调试接口设计
IEEE1149.1协议(JTAG)
DSP
调试接口
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 嵌入式可重构DSP处理器的指令译码器设计
来源期刊 微电子学与计算机 学科
关键词 DSP处理器 指令 译码器 分布式译码 分类译码
年,卷(期) 2004,(7) 所属期刊栏目
研究方向 页码范围 91-94,146
页数 5页 分类号 TN911
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2004.07.024
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈晓东 中国科学院微电子研究所 43 350 10.0 18.0
2 陈杰 中国科学院微电子研究所 247 3126 30.0 49.0
3 韩亮 中国科学院微电子研究所 3 7 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (6)
同被引文献  (1)
二级引证文献  (3)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(3)
  • 引证文献(2)
  • 二级引证文献(1)
研究主题发展历程
节点文献
DSP处理器
指令
译码器
分布式译码
分类译码
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导