原文服务方: 计算机应用研究       
摘要:
针对x86系列兼容微处理器串行译码速度慢、效率低的缺点,提出了一种并行译码器设计方案.该方案将整个译码过程分为长度译码和地址译码两个阶段进行流水译码,在指令不带前缀的情况下单拍完成长度译码,支持任意两条指令并行译码,提高了译码效率.其使用Verilog-HDL进行描述,SYNOPSYS-DV在SMIC CMOS 0.18工艺库下进行综合.结果表明完全达到了设计要求.
推荐文章
一种卫星通用遥控指令译码器设计
卫星遥控指令译码器
通用设计
双遥控体制
输入接口
自主健康管理
嵌入式可重构DSP处理器的指令译码器设计
DSP处理器
指令
译码器
分布式译码
分类译码
Viterbi译码器的FPGA设计实现与优化
Viterbi译码器
FPGA
ACS模块
基于FPGA的(3,6)LDPC码并行译码器设计与实现
LDPC码
校验矩阵
最小和算法
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 并行CISC指令译码器的设计与实现
来源期刊 计算机应用研究 学科
关键词 指令集 微处理器 译码器 复杂指令系统计算机
年,卷(期) 2007,(11) 所属期刊栏目 开发应用
研究方向 页码范围 200-202
页数 3页 分类号 TP303
字数 语种 中文
DOI 10.3969/j.issn.1001-3695.2007.11.061
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张萌 西北工业大学计算机学院 43 288 11.0 15.0
2 张骏 西北工业大学计算机学院 83 669 13.0 23.0
3 樊晓桠 西北工业大学计算机学院 170 1393 17.0 29.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (4)
参考文献  (3)
节点文献
引证文献  (3)
同被引文献  (0)
二级引证文献  (0)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(2)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
指令集
微处理器
译码器
复杂指令系统计算机
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机应用研究
月刊
1001-3695
51-1196/TP
大16开
1984-01-01
chi
出版文献量(篇)
21004
总下载数(次)
0
总被引数(次)
238385
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导