原文服务方: 微电子学与计算机       
摘要:
讨论了基于增强型Max-log-MAP算法的高效CTC译码器的FPGA实现方案,使译码器在较低复杂度的前提下具有较高的性能.建立了C语言软件仿真平台下对算法的整体编译码过程进行了验证.在用FPGA实现时,对译码器进行了模块划分,通过对算法流程分析,通过优化设计,栗用了交织器、滑动窗等技术提高了译码速度,减少了译码所需的存储量.整个设计用Verilog HDL语言描述,最后成功在Altera的Cyclone Ⅱ进行了FPGA实现.
推荐文章
基于FPGA的Turbo码译码器设计与实现
Turbo码
Log-MAP算法
滑动窗
FPGA
Viterbi译码器的FPGA设计实现与优化
Viterbi译码器
FPGA
ACS模块
卷积码Viterbi译码器的FPGA设计与实现
卷积码
Viterbi算法
FPGA
VB
RS(255,223)译码器的设计与FPGA实现
RS译码器
MEA算法
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的高效CTC译码器设计与实现
来源期刊 微电子学与计算机 学科
关键词 增强型Max-log-MAP算法 CTC译码器 交织器 滑动窗算法
年,卷(期) 2007,(12) 所属期刊栏目
研究方向 页码范围 125-127,130
页数 4页 分类号 TN4
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2007.12.035
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张盛兵 142 912 15.0 23.0
2 吕闻 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2007(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
增强型Max-log-MAP算法
CTC译码器
交织器
滑动窗算法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导