原文服务方: 微电子学与计算机       
摘要:
介绍了一种新型的IDCTIP核的VLSI结构,这种并行结构结合分布式算法和基于存储器的查找表,系统自顶向下分解为模块,设计出一个不需要乘法器的高性能IP核,可以实时处理MPEG2 MP·ML.
推荐文章
EPP增强型并行端口IP核的VLSI设计
EPP并口
IP核
VLSI
FPGA
基于流水的HEVC IDCT/IDST模块VLSI设计
视频编码
HEVC
IDCT
VLSI
基于 HEVC的 IDCT变换的 VLSI设计与实现
HEVC
IDCT
VLSI
奇偶分离累加
低I/O带宽
引入IP核的三维FPGA结构研究
三维现场可编程门阵列
IP核
堆叠层数
三维开关盒
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 IDCT IP核的VLSI结构
来源期刊 微电子学与计算机 学科
关键词 离散余弦反变换 IP核 乘累加单元
年,卷(期) 2004,(8) 所属期刊栏目
研究方向 页码范围 132-134
页数 3页 分类号 TN4
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2004.08.037
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 郭立 中国科技大学集成电路与系统实验室 18 176 7.0 12.0
2 饶海潮 中国科技大学集成电路与系统实验室 2 23 2.0 2.0
3 黄征 中国科技大学集成电路与系统实验室 1 6 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (9)
参考文献  (2)
节点文献
引证文献  (6)
同被引文献  (1)
二级引证文献  (9)
1977(1)
  • 参考文献(0)
  • 二级参考文献(1)
1987(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(4)
  • 引证文献(3)
  • 二级引证文献(1)
2009(4)
  • 引证文献(2)
  • 二级引证文献(2)
2010(1)
  • 引证文献(0)
  • 二级引证文献(1)
2011(3)
  • 引证文献(0)
  • 二级引证文献(3)
2012(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
离散余弦反变换
IP核
乘累加单元
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导