基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种误码测试IP核的设计方案,可嵌入通信系统,作为系统自检单元的一部分完成系统的误码测试.通过IP核内置的异步串行接口,计算机可以对IP核进行参数配置,并读取误码数据进行性能分析.文中介绍了误码测试IP核结构和关键技术的实现,最后给出了计算机上测试软件的开发方法.
推荐文章
用内建自测试(BIST)方法测试IP核
IP核
内建自测试BIST
测试外壳(wrapper)
基于SOPC的边界扫描测试控制器IP核设计
IEEE1149.1
边界扫描控制器
SOPC
IP核
基于IEEE Std1500的IP核并行测试控制架构设计
IEEE 1500标准
IP核
外壳
测试访问机制
并行
SOC嵌入式数字IP核通用测试方法
IEEE1500
IEEE1687
IP核测试
RAM
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 误码测试IP核的设计
来源期刊 电讯技术 学科 工学
关键词 通信系统 设计 误码测试 IP核 FPGA
年,卷(期) 2005,(5) 所属期刊栏目 研究与开发
研究方向 页码范围 143-146
页数 4页 分类号 TN915.02|TP302.2
字数 3020字 语种 中文
DOI 10.3969/j.issn.1001-893X.2005.05.036
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (2)
同被引文献  (6)
二级引证文献  (0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
通信系统
设计
误码测试
IP核
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电讯技术
月刊
1001-893X
51-1267/TN
大16开
成都市营康西路85号
62-39
1958
chi
出版文献量(篇)
5911
总下载数(次)
21
总被引数(次)
28744
论文1v1指导