基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文按照自上而下的系统级设计思想,进行系统功能结构的划分.利用Verilog HDL进行寄存器传输级的描述,完成了与其他同类产品兼容的,具有取指、译码、执行和回写四级流水线,一条指令只用一个时钟周期(个别跳转指令例外)的RISC微处理器IP软核的设计.并通过版图设计的考虑,探讨了提高所设计微处理器的时钟速度的方法.
推荐文章
8位RISC微处理器核的参数化设计
微处理器核
参数化
体系结构
分页
精简指令集计算机
64位RISC微处理器的结构设计
RISC
微处理器
存储器管理单元
五级流水线
体系结构
一种8b RISC微处理器的综合
超大规模集成电路
片上系统
微处理器
精简指令集
综合
高性能低功耗32位浮点RISC微处理器的研究
精简指令系统
微处理器
总线预选器
高阶布斯算法
低功耗架构
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 8位高速RISC微处理器的设计
来源期刊 电子与封装 学科 工学
关键词 RISC 处理器 高速
年,卷(期) 2005,(5) 所属期刊栏目 电路设计与制造
研究方向 页码范围 26-29
页数 4页 分类号 TN402
字数 2954字 语种 中文
DOI 10.3969/j.issn.1681-1070.2005.05.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 姜岩峰 北方工业大学信息工程学院微电子中心 44 285 7.0 15.0
2 张晓波 北方工业大学信息工程学院微电子中心 21 30 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (11)
参考文献  (3)
节点文献
引证文献  (4)
同被引文献  (8)
二级引证文献  (14)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(2)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(3)
  • 引证文献(1)
  • 二级引证文献(2)
2012(3)
  • 引证文献(0)
  • 二级引证文献(3)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(3)
  • 引证文献(0)
  • 二级引证文献(3)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
RISC
处理器
高速
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与封装
月刊
1681-1070
32-1709/TN
大16开
江苏无锡市惠河路5号(208信箱)
2002
chi
出版文献量(篇)
3006
总下载数(次)
24
总被引数(次)
9543
论文1v1指导