基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了SDRAM控制器IP核的设计、电路的功能仿真、综合以及验证等过程,其中重点讨论了该控制器的接口设计以实现SoC的集成.性能分析表明该控制器设计合理、性能优异.结果证明了该IP在功能和时序上符合SDRAM控制器技术规范,达到了预定目标.
推荐文章
基于AMBA-AHB总线的SDRAM控制器设计
AMBA总线
SDRAM控制器
FPGA
Modelsim仿真
实时视频采集系统的SDRAM控制器设计
视频采集
FPGA
SDRAM控制器
乒乓操作
DDR2 SDRAM控制器的设计与实现
DDR2 SDRAM控制器,FPGA,锁相环,状态机
视频采集系统SDRAM控制器的FPGA实现
SDRAM控制器
FPGA
视频采集
设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 片上SDRAM控制器设计与集成
来源期刊 微计算机应用 学科 工学
关键词 龙芯 同步动态存储器 片上系统 总线接口
年,卷(期) 2005,(5) 所属期刊栏目 软件与硬件的应用与开发
研究方向 页码范围 571-574
页数 4页 分类号 TP3
字数 2347字 语种 中文
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
龙芯
同步动态存储器
片上系统
总线接口
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
网络新媒体技术
双月刊
2095-347X
10-1055/TP
大16开
北京海淀区北四环西路21号
2-304
1980
chi
出版文献量(篇)
3082
总下载数(次)
5
总被引数(次)
15965
论文1v1指导